Practica 1 circuitos digitales

INSTITUTO POLITECNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA UNIDAD ZACATENCO ALUMNO: GONZALEZ GON

Views 139 Downloads 0 File size 761KB

Report DMCA / Copyright

DOWNLOAD FILE

Recommend stories

Citation preview

INSTITUTO POLITECNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA UNIDAD ZACATENCO ALUMNO: GONZALEZ GONZALEZ OMAR EMILIANO PRÁCTICA 1  Experimento 1  Experimento 2  Experimento 3 GRUPO 5CM2 PROFESOR: ING. ALEJANDRO V. LUEGO SILVA

FECHA DE ENTREGA: 2 DE ABRIL DEL 2018

Experimentos 1. Construir un generador de bit mediante a) Pull-up VCC 5.0V

R1 1kΩ

X1

Figura 1

LED

S1A

Tecla = A

b) Pull-down VCC 5.0V

S1A

X1 Tecla = A LED R1 220Ω

2

Figura 2

Tabla 1

sw cerrado abierto

Pull-up 0 5

Pull-down 5 0

2. Construir el siguiente circuito y realizar las mediciones que llenen la tabla. Compuerta NOT (INVERSORA) Figura 3

Tabla de verdad Compuerta Inversora

Tabla de voltajes VA

VB

VC

Nivel lógico

Cerrado

0.08

3.45

0.01

0-1-0

0

1

0

Abierto

5.10

0.01

3.44

1-0-1

1

0

1

Interruptor

A

A’

A’’

Tabla 3

Tabla 2

3

3. Construir el siguiente circuito y comprobar las tablas de verdad.

Figura 4

4

TABLAS DE VERDAD

7

5 Compuerta AND (LED1) DEC A B F1=(A*B) 0 0 0 0 1 0 1 0 2 1 0 0 3 1 1 1

6 Compuerta NAND (LED4) DEC A B F4=(A*B)’ 0 0 0 1 1 0 1 1 2 1 0 1 3 1 1 0

Compuerta OR (LED2) DEC A B F2=(A+B) 0 0 0 0 1 0 1 1 2 1 0 1 3 1 1 1

8 Compuerta NOR (LED5) DEC A B F5=(A+B)’ 0 0 0 1 1 0 1 0 2 1 0 0 3 1 1 0

9 Compuerta XOR (LED3) DEC A B F3=(A’B+AB’) 0 0 0 0 1 0 1 1 2 1 0 1 3 1 1 0

10 Compuerta XNOR (LED6) DEC A B F6=(A’B+AB’)’ 0 0 0 1 1 0 1 0 2 1 0 0 3 1 1 1

Tablas 5,6,7,8,9,10

5

Conclusión EXPERIMENTO 1: Al construir el circuito de una entrada empleando la compuerta inversora (NOT) se llegó a la conclusión que esta compuerta entrega en su salida el valor inverso de su entrada 𝑋 = 𝐴̅, en otras palabras: Si enviamos a la entrada un Nivel lógico alto (H o 1), esta compuerta nos dará una salida de un nivel lógico bajo (L o 0) de igual manera , si enviamos a la entrada un nivel lógico bajo (L o 0), nos dará una salida de un nivel lógico alto (H o 1). Cabe resaltar que la compuerta NOT permite conectarse de cascada, de igual manera después de dos compuertas inversoras la salida será la misma que la entrada. Todo este análisis se puede corroborar con su tabla de verdad y voltajes de dicha compuerta (cada fabricante cuenta con ellas). EXPERIMENTO 2 Se emplearon las compuertas: AND, OR, XOR, NAND, NOR Y XNOR, donde las tres últimas son las inversoras de las primeras tres, estas realizan funciones lógicas básicas, tienen una entrada de dos valores binarios y una de salida de un único valor: 0 y 1. Cada una de ellas tienen diferentes comportamientos que cumplen con su tabla de verdad; una compuerta AND (Y) sólo será verdadero si sus dos valores binarios son ambos verdaderos; OR(O) sólo será verdadero si cualquiera o ambos valores binarios son verdaderos; XOR (OR exclusiva) sólo será verdadera si un valor es verdadero pero el otro no, sin embargo, si los dos valores son verdaderos el resultado será falso.

Unas tablas de verdad representan el calificativo formado se logra con la interpretación estas operaciones tienen dentro del razonamiento. Para la

6

construcción de la tabla se asignará el valor 1(uno) a una proposición cierta y 0 (cero) a una proposición falsa.

7