GRAFICAS

TAREA 2 – CIRCUITOS COMBINACIONALES ELECTRÓNICA DIGITAL SANDRA MILENA GARCIA TUTORA REALIZADO POR: KAREN LISETH ESTUPI

Views 148 Downloads 0 File size 1MB

Report DMCA / Copyright

DOWNLOAD FILE

Recommend stories

  • Author / Uploaded
  • karen
Citation preview

TAREA 2 – CIRCUITOS COMBINACIONALES ELECTRÓNICA DIGITAL

SANDRA MILENA GARCIA TUTORA

REALIZADO POR: KAREN LISETH ESTUPIÑAN DIAZ CÓDIGO: 1023924610

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA UNAD 19/10/2019 FUSAGASUGA

Actividades a desarrollar Resolver los siguientes ejercicios: Describa en VDHL tres multiplexores utilizando la sentencia with-select. Los tres multiplexores deben tener un tamaño diferente (2 a 1, 8 a 1, etc.) y cada entrada un número de bits diferente. a. Una impresión de pantalla de la descripción en VHDL (Ver la advertencia al final de la guía, con respecto a las impresiones de pantallas válidos) b. Una impresión de pantalla del resultado (diagrama) de la simulación, en el cual se debe evidenciar el correcto funcionamiento del diseño. NO se debe incluir el código VHDL de la simulación. DESARROLLO  Multiplexor 1 con tamaño 4 – 1 con entrada de 8 Bits

 Multiplexor con tamaño 2 – 1 Con entrada de 3 Bits

=>

 Multiplexor 3 con tamaño 8 – 1 Con entrada de 6 Bits

2. Describa en VDHL un decodificador de 3 entradas utilizando la sentencia with-select. El diseño debe contener: a. Una impresión de pantalla de la descripción en VHDL. b. Una impresión de pantalla de la simulación, en el cual se debe evidenciar el correcto funcionamiento del diseño. (Decodificador 3 a 8)

3. Describa en VDHL un codificador de 4 entradas, sin prioridad, utilizando la sentencia with-select. El diseño debe contener: a. Una impresión de pantalla de la descripción en VHDL. b. Una impresión de pantalla de la simulación, en el cual se debe evidenciar el correcto funcionamiento del diseño.

Simulación en EdaPlayGround.

4. Describa en VDHL el circuito que se muestra en la siguiente figura: a. Utilizando la sentencia with-select. b. Utilizando la sentencia when-else.

El diseño debe contener: a. Un pantallazo de la descripción en VHDL. b. Un pantallazo de la simulación, en el cual se debe evidenciar el correcto funcionamiento del diseño. Utilizando la sentencia when else

Utilizando la sentencia With-delect

5. Describa en VDHL el circuito que se muestra en la siguiente figura, utilizando la sentencia when-else.

El diseño debe contener: a. Una impresión de pantalla de la descripción en VHDL. b. Una impresión de pantalla de la simulación, en el cual se debe evidenciar el correcto funcionamiento del diseño.