LAB 7 ECO Codificador y Decodificador 2015 - 1 Eco

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS FACULTAD DE INGENIERIA ELECTRONICA LABORATORIO DE CIRCUITOS DIGITALES LABORATOR

Views 36 Downloads 0 File size 278KB

Report DMCA / Copyright

DOWNLOAD FILE

Recommend stories

Citation preview

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS FACULTAD DE INGENIERIA ELECTRONICA LABORATORIO DE CIRCUITOS DIGITALES LABORATORIO 7 .- Circuitos Codificadores y Decodificadores Profesor : Ing. Oscar Casimiro Pariasca I. OBJETIVO: 1. Analizar y comprobar el funcionamiento de circuitos lógicos especiales tales como circuitos codificadores y decodificadores. II. MATERIALES y EQUIPO : - CI. TTL: 74LS00, 74LS04, 74LS08, 74LS10, 74LS20, 74LS30, 74LS32, 74LS47, 74LS147, 74LS139, 74LS138, 74LS154, 74LS155. - 8 Diodos LED , 2 Resistencias R=1Kohm, 8 Resistencias R=120 ohm, 8 Resistencias R=4.7Kohm ,¼ watt; display de ánodo común, dipswitch - Protoboard. Alambre sólido AWG No. 30 diferentes colores; pelador de alambre; alicate de punta - Fuente de Voltaje C.C. regulada de 5 Voltios; Multímetro. III.

CUESTIONARIO PREVIO

1. ¿Qué es un circuito codificador?. Y un decodificador?. Explique 2. Explique el funcionamiento del circuito 74LS147, circuito codificador de prioridad de entrada decimal y salida BCD. 3. Analizar la operación del decodificador 74LS47 y su uso con un display de siete segmentos de ánodo común. ¿Cómo hallaría experimentalmente cada uno de los terminales de un display de siete segmentos de ánodo común?. 4.

Analizar y simular el funcionamiento del decodificador 74139 , 74138 y 74154 5. Analizar la operación del decodificador 74LS155 como un decodificador dual 2 x 4 ó como un decodificador simple de 3 x 8 . 6. En la figura se muestra un circuito decodificador de 5 bits que utiliza el CI 74HC154. Explicar su funcionamiento. ¿Explique cómo funciona si el número binario es A4A3A2A1A0?. ¿Qué resultado obtendremos en las salidas si la entrada binaria es 10110 ?

7. Un circuito combinacional tiene 3 entradas X, Y, Z y 3 salidas F1, F2, F3 donde: F1 = XZ +/X /Y /Z

F2 = /X Y + X /Y /Z

F3 = X Y + /X /Y Z Nota : /X = X negado, etc, etc. Implementar con un CI decodificador 74LS155 y compuertas básicas. Semestre 2015-I

Ing. Oscar Casimiro P.

8. Diseñar las siguientes funciones lógicas de una o más salidas, usando decodificadores 74LS138 ó 74LS139 binarios y compuertas NAND (74LS10, 74LS20, 74LS30, ú otros): a) b) c) d) 9. IV.

Fa = Σx,y,z (2,4,7) Fb = Σa, b, c, d (2,4,6,14) Fc = Σw, x, y (1,3,5,6) y Gc = Σw, x, y (2,3,4,7) Fd = Σw, x, y, z (0,1,2,3,5,7,11,13)

Presente las simulaciones de los circuitos mostrados en este cuestionario previo. PROCEDIMIENTO EXPERIMENTAL

1.

Verificar experimentalmente el funcionamiento del circuito codificador 74LS147 mostrado en la figura. Compruebe la función de prioridad.

2.

Diseñar un circuito decodificador de 2 a 4, con salidas activas bajas, utilizando compuertas básicas. Verificar su funcionamiento. Comparar con el funcionamiento del CI 74LS139.

3.

Implementar experimentalmente las preguntas del cuestionario previo.

V.

CUESTIONARIO FINAL:

1.

Presente las simulaciones y comentarios de los circuitos verificados en la parte experimental.

4.

Indique la forma de utilización de un decodificador para generar una función lógica determinada.

5.

¿Qué hay de malo con el circuito de la figura ?.Explique respecto al decodificador y a los dispositivos triestado. Sugiera un cambio que elimine ese problema.

6.

Dada la función de 4 variables: F(A,B,C,D) = A B + A C( /D) + BC + C D. Se pide:

a) b)

Diseñar la función utilizando el decodificador 4 a 16 con salidas activas en bajo (74LS154) Añadir en cada caso las puertas lógicas adicionales mínimas que se consideren necesarias.

7.

Indique las posibles fallas para cada uno de los circuitos (a), (b), (c) mostrados en la figura

8.

Presente una aplicación de un decodificador.

VI. CONCLUSIONES Y OBSERVACIONES. Semestre 2015-I

Ing. Oscar Casimiro P.